Multisim12在24进制计时电路设计教学中的应用Application of Multisim12 in the Teaching of 24 Decimal Timing Circuit Design
张爱雪,孟樱
摘要(Abstract):
24进制计时计数电路的设计在数字电子技术的学习中占有非常重要的地位,利用十六进制计数器74HC161的同步预置数端和异步清零端,分别采用同步时钟、异步时钟等不同的方法进行设计;并对设计过程中容易出错的部分进行了分析;同时借助于仿真软件Multisim12,把电路设计的仿真结果形象生动的展现给学生,有助于学生对任意进制计数器的构成方法的理解和学习.
关键词(KeyWords): 24进制计数器;Multisim;设计仿真
基金项目(Foundation): 安徽工程大学本科教学质量教研项目(2014jyxm81);安徽工程大学高等教育研究课题(2017gjzd003)
作者(Author): 张爱雪,孟樱
DOI: 10.16393/j.cnki.37-1436/z.2018.02.026